

# تفريق كنندهها

طراحی واحد منطق و حساب Arithmetic logic unit (ALU) design

© تمامی اطلاعات موجود در این سند متعلق به دانشگاه صنعتی امیرکبیر بوده و حقوق قانونی آن محفوظ است.



#### عمل محاسباتى: تفريق

### نوع نمایش: بیعلامت

≺تفریق ۲ عدد **n**−بیتی:

o تفریق کننده آبشاری (Ripple subtractor)

o تفریق کننده مکمل گیر (Complement subtractor)



# تفريق كننده اعداد بىعلامت



#### عمل محاسباتی: تفریق

### نوع نمایش: بیعلامت

n=1∢ (تفریق دو عدد بیعلامت تک بیتی) n=1∢ (Quarter subtractor) ربع تفریق کننده (Half subtractor) نیم تفریق کننده (Full subtractor) تمام تفریق کننده (Full subtractor)

| У | نسی) | s=x-y<br>(تفریق ریاط |         |
|---|------|----------------------|---------|
| 0 | 0    | О                    |         |
| О | 1    | 1                    | QS      |
| 1 | 0    | 1                    |         |
| 1 | 1    | o                    | sub=x⊕y |

| x | у | (تفریق ریاضی)              |           |
|---|---|----------------------------|-----------|
|   |   | borrow                     | sub       |
| o | 0 | o                          | О         |
| 0 | 1 | 1                          | 1         |
| 1 | О | o                          | 1         |
| 1 | 1 | o                          | 0         |
|   | Ċ | lelay (sub)<br>lelay (borr |           |
|   |   | Cost = 3 g                 | .ow) = 20 |



#### عمل محاسباتى: تفريق

### نوع نمایش: بیعلامت

رتفریق دو عدد بی علامت تک بیتی) n=1 (Full subtractor) تمام تفریق کننده  $\circ$ 

| х | У | Z | x-y-z<br>(تفریق ریاضی) |     |
|---|---|---|------------------------|-----|
|   |   |   | borrow                 | sub |
| 0 | 0 | 0 | 0                      | О   |
| 0 | 0 | 1 | 1                      | 1   |
| o | 1 | 0 | 1                      | 1   |
| 0 | 1 | 1 | 1                      | 0   |
| 1 | 0 | o | o                      | 1   |
| 1 | 0 | 1 | 0                      | 0   |
| 1 | 1 | 0 | o                      | О   |
| 1 | 1 | 1 | 1                      | 1   |



FS delay = 3d



# تفریق کننده آبشاری (Ripple subtractor)



## تفریق کننده آبشاری (Ripple subtractor)



```
delay (subtract) = (3n-2)d
delay (borrow) = 3nd
cost = 6n g
```



حميدرضا زرندي

## تفریق کننده مکمل گیر (Complement subtractor)

1399/01/01



### تفریق کننده مکمل گیر

◄ برای محاسبه A − B در فضای n بیتی بصورت زیر عمل می کنیم:

$$A - B = (in \ n \ bit) = 2^n + A - B$$
  
=  $A + (2^n - B)$   
=  $(provable) = A + (B' + 1)$ 



### تفريق كننده مكمل گير



در این روش، رقم نقلی تولید شده، برعکس رقم قرضی است. چرا؟

Bout = NOT(Cn-1)



## سرریز یا Overflow

◄ در محاسبات ALU لازم است نتیجه محاسبات در n بیت قابل نمایش باشد (چرا؟)

◄در محاسبات، گاهی اوقات شرایطی پیش میآید که پاسخ محاسبه دو عدد n-بیتی در فضای n-بیتی نادرست است (پاسخ غلط). برای اطلاع به کاربر، سیگنالی به نام Overflow (سرریز) در نظر گرفته میشود که از این طریق، اطلاع داده میشود. لذا قبل از برداشت پاسخ از مدار، لازم است ابتدا بیت سرریز چک شود که آیا یک است یا صفر.

اگر صفر باشد، پاسخ در n بیت، درست است و ارسال به مرحله بعدی است.

 اگر یک باشد، پاسخ نادرست است و امکان انجام وجود ندارد. یعنی سخت افزار قادر به پاسخ دادن نیست (راه حل در این شرایط چیست؟)



# شرایط سرریز شدن (پاسخ غلط) در محاسبات جمع و تفریق، بیعلامت



ایجاد رقم نقلی، به معنای سرریز شدن نتیجه است. (زیرا نتیجه n+1 رقمی است و قابل نمایش در n بیت نیست)

←هنگام تفریق دو عدد بیعلامت

ایجاد رقم قرضی، به معنای سرریز شدن نتیجه است. (زیرا نتیجه منفی است و چون قابل نمایش نیست بیت قرضی ایجاد شده است.)

• توجه: چناچه از مدار تفریق گر مکمل گیر استفاده شود، نبود بیت نقلی، به معنای وجود رقم قرضی است. پس نبود بیت نقلی یعنی سرریز شدن نتیجه تفریق.

◄ مثال: مشخص کنید در فضای ۴-بیتی، کدام سرریز میشود و کدام سرریز نمیشود؟

0101 0011 + 1011 1101 +

0101 0011 -

0011 0101 -



### سوال؟

